シバヤマ, キヨシ
柴山, 潔
著者名典拠詳細を表示
著者の属性 | 個人 |
---|---|
場所 | 京都 |
一般注記 | 京都工芸繊維大学工芸学部教授 並列記号処理, 1991: 奥付 (柴山潔; しばやま きよし; 工学博士; 京都大学工学部情報工学教室助教授) EDSRC:演算/メモリ/通信機能一体型プロセッサ・コア・アーキテクチャの研究 / 研究代表者柴山潔([柴山潔] , 1994) EDSRC:超並列コンピュータシステムのための仮想的なモデルアーキテクチャに関する研究 / 研究代表者柴山潔([柴山潔], 1998) |
Dates of Birth and Death | 1951 |
コード類 | 典拠ID=AU20003000 NCID=DA05530635 |
1 | コンピュータサイエンスで学ぶオペレーティングシステム : OS学 / 柴山潔著 東京 : 近代科学社 , 2007.12 |
2 | 分散型セキュリティ維持機構を備えた高性能ルータのアーキテクチャに関する研究 [京都] : [柴山潔] , 2007.3 |
3 | コンピュータアーキテクチャの基礎 / 柴山潔著 改訂新版. - 東京 : 近代科学社 , 2003.4 |
4 | 非数値処理の高速化を支援するプログラム実行制御方式に関する研究 / 研究代表者柴山潔 [京都] : [柴山潔] , 2003.3 |
5 | プロセッサ階層に関する研究 / 研究代表者柴山潔 [京都] : [柴山潔] , 2001.3 |
6 | プロセッサ間通信機能をオンチップ化したメッセージフロープロセッサの試作 / 研究代表者柴山潔 [京都] : [柴山潔] , 2000.3 |
7 | コンピュータサイエンスで学ぶ論理回路とその設計 / 柴山潔著 東京 : 近代科学社 , 1999.9 |
8 | 超並列コンピュータシステムのための仮想的なモデルアーキテクチャに関する研究 / 研究代表者柴山潔 [京都] : [柴山潔] , 1998 |
9 | ハードウェア入門 / 柴山潔著 東京 : サイエンス社 , 1997.12 |
10 | コンピュータアーキテクチャ / 柴山潔著 東京 : オーム社 , 1997.3 |
11 | 理工系情報学科におけるコンピュータサイエンス教育カリキュラムに関する総合的研究 / 研究代表者柴山潔 [京都] : [柴山潔] , 1997.3 |
12 | 超並列計算機用プロセッサコアの試作 / 研究代表者柴山潔 [京都] : [柴山潔] , 1997 |
13 | 演算/メモリ/通信機能一体型プロセッサ・コア・アーキテクチャの研究 / 研究代表者柴山潔 [京都] : [柴山潔] , 1994 |
14 | コンピュータアーキテクチャの基礎 / 柴山潔著 東京 : 近代科学社 , 1993.3 |
15 | 並列記号処理 / 柴山潔著 東京 : コロナ社 , 1991.6 |